介绍了ASIC、FPGA的设计步骤和设计流程,重点比较两者之间的设计特点和应用趋向,采用这两种不同方法完成40G高阶数字交叉连接芯片设计。通过比较表明:FPGA技术适用于小批量、产品更新快、周期短的电子产品设计,可以明...
遵循摩尔定律的预言,半导体集成电路工艺技术持续高速向深亚微米工艺发展,大规模集成电路设计技术是发展过程中需要解决的关键问题。基于片上总线的SOC设计技术解决了大规模集成电路的设计难点,但是片上总线的应用带来...
飞机零部件中均存在着许多细节结构,如圆角、紧固孔等,这些细节结构在服役中容易出现疲劳断裂。不同细节结构激光冲击的疲劳差异性较大,故研究各类细节结构激光冲击下的残余应力差异性来预测其疲劳性能。本文基于理论...
基于VHDL语言和电路图混合输入的FPGA设计 CNKI文献
以硬件描述语言(HDL)为输入方式的硬件电路设计,现以发展成为第三代电路设计方法。本文通过使用VHDL语言和电路图的混合电路设计方法在Xilinx的FPGA上实现单片机PIC16C57的兼容电路设计。
介绍了用于STM-1/STM-4模式下段开销处理的专用集成电路的设计。重点分析了设计方面的难点并给出了相应的解决方案。根据该方案设计的专用集成电路已通过了FPGA验证。实验证明所设计的电路稳定可靠。该集成电路在实...
在高阶宽带电路交换专用集成电路(ASIC)芯片设计中,输入数据的帧定位和数据重排操作需要占用大量的逻辑电路。文章提出了一种流水线结构的帧定位电路设计方式,给出了STM-16码流的帧定位和数据重排的两种不同电路设计实...
提出了一种存储器设计重构的新思想,给出了两种不同的异步时分交换电路的设计方案.试验结果表明,采用设计重构实现FIFO和DM两块存储器合并的设计方案能够减少存储器的使用数目,缩小芯片的面积,从而简化电路设计复杂度...
介绍了基于电话线传输系统的远程视频报警系统中 ,其数字视频图像的采集和存储的 ASIC芯片设计。分析了设计方面的技术难点并给出了相应的解决方案。使用硬件描述语言( VHDL)和采用自顶向下 ( TOP- DOWN)的设计方法在...
电路交换是SDH系统中的基本功能,提出一种无阻塞的高阶电路交换设计方案。针对交换电路的速度高、规模大、恭耗大等特点,给出了采用流水线设计思想和优化结构处理技术的电路设计解决方案。采用FPGA芯片对设计方案进行...
文章提出了一种60 Gbit/s宽带电路交换专用集成电路(ASIC)芯片的设计实现方案。针对设计芯片速度快、规模大和功耗大等特点,给出了采用流水线设计思想和优化结构处理技术的电路设计解决方案。同时还给出了采用现场可编...
介绍了光同步数字体系中用于STM-1/STM-4模式下段开销处理专用集成电路的设计。重点分析了设计方面的难点并给出了相应的解决方案。实验证明所设计的电路稳定可靠。
V5接口提供了接入网与本地交换机间的新型开放式数字接口。重点讨论了符合V5.2接口协议的ASIC芯片的实现方案。根据该方案使用硬件描述语言(Verilog HDL)和采用自顶向下(TOP-DOWN)的...
为解决现代化设备如何使用千兆以太网高速接入的问题,使用Altera公司cyclone Ⅳ系列FPGA作为嵌入式开发平台,采用Nios Ⅱ软核处理器实现TCP/IP协议。对所设计传输方案进行测试,结果表明所传输数据能正确收发,并具有较...
关键词: 千兆以太网 / 现场可编程门阵列 / 传输控制协议/网际协议 / 嵌入式开发
下载(253)| 被引(13)
Cyclone Ⅳ系列FPGA的配置方式及其工程应用 CNKI文献
为了高效正确配置Altera Cyclone Ⅳ系列FPGA,详细研究了该系列FPGA配置的引脚、方式、原理图、过程、时序和数据格式等,并比较了各配置方式。同时,通过一个实际工程应用表明该系列FPGA配置方式的灵活多样性。
介绍了用于STM - 1/STM - 4模式下的段开销处理的专用集成电路的设计。分析了设计方面的难点并给出了相应的解决方案。根据该方案设计的ASIC电路已通过了FPGA验证。实验证明所设计的电路稳定可靠。该芯片在实际应用中...
为增强数据信息的安全性,设计了一种基于FPGA的高性能加密卡。该加密卡通过PCI Express总线与主机通信,由FPGA芯片内置的NiosII软核处理器和PCI-E硬核分别实现控制器模块与通信接口模块功能;采用SM1、RSA算法对数据进...
针对目前导航卫星应用领域中一个新的热点研究内容,利用GNSS卫星反射信号作为无源雷达进行目标探测和定位,基于GNSS-R技术进行车辆探测定位实验研究,并给出反射信号相对于直射信号的延迟时间求解方法。实验对接收到的...
在椭圆曲线体制中,有限域的运算效率是至关重要的.针对低端FPGA芯片,从算法和硬件实现两方面优化有限域中的模乘、模逆运算.改进后的模乘算法减少了一次256bit的乘法;在硬件实现时又节省了一次128bit的乘法.改进后的模...
在嵌入式加密系统中,为提高3DES算法的运算速度,提出了一种基于NIOS Ⅱ处理器实现3DES算法的设计方案。通过向NIOS Ⅱ处理器指令集增加自定义指令的方法,简化了硬件实现的复杂度,提高了软件处理的运算速度。为保证系统...