作 者
不 限
全 文
按相关度排序
高速浮点加法运算单元的研究与实现 CNKI文献
浮点数可以表示高精度以及非常大的数值。因此,在当代的微处理器设计中,通常使用专用部件来完成浮点计算。浮点单元FPU(Floating Point Unit)成为图形加速器、DSPs和高性能计算机的基本部件。以往,芯片面积的大小限制...
靳战鹏 导师:沈绪榜 西北工业大学 2006-03-01 硕士论文
关键词: 浮点单元 / 双通路算法 / 可变延时 / 并行前缀加法器
下载(562)| 被引(10)
基于位平面的LSB图像隐藏算法分析及改进 CNKI文献
介绍图像信息隐藏技术中基于空间域方法中位平面的思想,分析了传统的最低有效位(LSB)隐藏算法以及在此基础上改进的奇偶标识位隐藏算法,提出了一种失真度更低、安全性更高的新隐藏方法———索引数据链隐藏算法。实验...
靳战鹏 沈绪榜 《计算机应用》 2005年11期 期刊
关键词: 位平面 / 最低有效位 / 奇偶标识位 / 索引数据链
下载(456)| 被引(32)
并行前缀加法器的研究与实现 CNKI文献
随着微处理器运算速度的大幅度提高,对快速加法器的需求也越来越高。当VLSI工艺进入深亚微米阶段的时候,很多情况下,无论是在面积还是在时序上连线都起着决定性的作用。文章基于不同的CMOS工艺,针对三种不同结构的并行...
靳战鹏 沈绪榜... 《微电子学与计算机》 2005年12期 期刊
关键词: 并行前缀加法器 / KS结构 / LF结构 / BK结构
下载(334)| 被引(11)
一种64位浮点乘加器的设计与实现 CNKI文献
乘加操作是许多科学与工程应用中的基本操作,特别是在图形加速器和DSP等应用领域,浮点乘加器有着广泛的应用。论文针对PowerPC603e微处理器系统,基于SMIC0.25μm1P5MCMOS工艺,采用正向全定制的电路及版图设计方法,设计...
靳战鹏 白永强... 《计算机工程与应用》 2006年18期 期刊
关键词: 改进Booth2算法 / 浮点乘加器 / Wallace树 / 全定制
下载(213)| 被引(9)
一种改进的浮点乘加器结构的延时分析 CNKI文献
针对一种改进的浮点乘加器结构,对关键路径的延时进行定量的估算,并将其与传统乘加器结构的延时进行比较。
靳战鹏 沈绪榜... 《计算机应用研究》 2006年06期 期刊
关键词: 浮点乘加器 / 关键路径 / 前导零 / 延时
下载(75)| 被引(0)
一种基于功能覆盖率的验证环境的构建方法 CNKI文献
首先介绍了功能覆盖率和层次化Testbench,然后将两者结合起来介绍了一种基于功能覆盖率的验证环境的构建方法。论文结合作者设计的“龙腾R2”总线接口单元的验证平台,对这一方法作了详细的介绍。通过与“龙腾R1”总线...
迟志刚 高德远... 《计算机工程与应用》 2006年05期 期刊
关键词: 功能点 / 功能覆盖率 / 验证环境 / Testbench
下载(218)| 被引(14)
一种基于流水线的指令CACHE优化设计 CNKI文献
在现代微处理器的设计中,CACHE是整个微处理器性能的决定性因素。本文详细介绍了32位RISC微处理器“龙腾”R2中指令CACHE的体系结构,着重研究了其设计和实现问题。为了提高性能,采用了预取技术和流水线技术来优化设计...
田芳芳 樊晓桠... 《微电子学与计算机》 2006年01期 期刊
关键词: 指令CACHE / 流水线 / 存储子系统
下载(211)| 被引(7)
一种高阶除法器的设计与实现 CNKI文献
文章利用业界通用的FPSPEC92、FPSPEC95、LINPACK、WHETSTONE、FLOPS等浮点基准测试程序,基于阻塞步长对浮点处理性能进行分析。通过大量实验,得出浮点除法最佳执行周期为8~12拍。据此,为“龙腾R1”处理器设计了执行...
白永强 沈绪榜... 《微电子学与计算机》 2006年01期 期刊
关键词: 浮点基准测试程序 / 阻塞步长 / 性能分析 / 高阶
下载(232)| 被引(6)